接地与EMC的分析设计‘彩神Vll’
栏目:部门一 发布时间:2024-10-23

本文摘要:滤波,屏蔽,短路;众所周知是我们EMC设计的三大手法;其中短路设计是电子产品设计的一个最重要问题!短路的目的如下:A.短路可使我们的电路系统中的所有单元电路都有一个公共的参照0电位,也就是各个电路之间没电位差,确保电路系统能平稳的工作;B.避免外部的电磁干扰。

滤波,屏蔽,短路;众所周知是我们EMC设计的三大手法;其中短路设计是电子产品设计的一个最重要问题!短路的目的如下:A.短路可使我们的电路系统中的所有单元电路都有一个公共的参照0电位,也就是各个电路之间没电位差,确保电路系统能平稳的工作;B.避免外部的电磁干扰。比如机壳短路;为瞬态阻碍(ESD)获取了泄敲地下通道;也可使因静电感应而积累在机壳上的大量电荷通过大地泄放;如果电路有用于屏蔽车顶或电路的屏蔽体,自由选择适合的短路,就能取得更佳的屏蔽效果!C.确保安全性工作。

当再次发生雷电(Surge)的电磁感应时,可避免电子设备损毁;因此,短路对于EMS来说是诱导噪声,避免阻碍的主要方法。短路可以解读为一个等电位点或者等电位面是电子线路系统的基准电位,但不一定为大地电位;为了避免失火的损毁和维护产品&设备操作者人员的安全性,电子设备的机壳和供电系统的金属构件再行必需与大地相连接!而且拒绝短路电阻较小,无法多达规定值。大多数产品都有拒绝短路;虽然短路可以是确实的短路,隔绝或者浮地但短路的结构必需不存在。

短路我们有时不会与为信号获取电流的电路互为误解。实际中大部分的问题是与PCB设计有关的;对于简单系统的问题有时可以归结在仿真及数字电路之间获取参照相连及在PCB的地层和金属外壳之间获取高频相连的设计问题!短路设计尽管是EMC设计中最重要的方面一般来说处置的问题并不更容易直观解读;只不过每一个电路最后都要有一个参照短路源,电路设计首先考虑到的是短路设计,短路是使不期望的噪声&阻碍最小化并对电路展开隔绝区分的一个最重要方法。PCB的短路及铺地铜设计叛防止许多的噪声问题,设计较好的接地系统就是以较低的成本来避免不期望有的阻碍及升空。比如对于高速数字电路中的地平面不原始,相连电缆后由于被地平面上的噪声电压驱动,就不会产生EMI的问题!首先共享对短路电流的观点:A.一旦有电流流到一定的电阻,就不会产生一定的电压叛;利用欧姆定律在电子线路板上,就没OV电位电压或电流的单位有可能在微伏或微安级的范围内,不存在一个较小的受限值。

B.电流总是要回到其源头来;电路有可能有许多有所不同的路径,每条路径上的电流幅值有所不同,这不会与该路径的电阻有关。不期望某些电流在其中某条路径上流动,因此就必须在该路径上要采行诱导措施!因此在展开产品设计时;首先考虑到短路是最经济的办法。

在设计阶段若没考虑到,就意味著该系统在EMC方面有可能会告终。一个设计较好的接地系统;包括从电子线路的PCB设计,能从系统的角度避免EMI和EMS的问题才是关键的设计。用下面的PCB铺地及时钟的短路设计案例展开共享关键设计:电子产品中PCB布线铺地的设计,对于目前低成本的物联网及智能产品来说是众多的设计工程师使用的方法;由于产品系统中必须有晶振推展的MCU/CPU高频工作;PCB的铺地设计能给系统EMC设计带给优势!双面板PCB系统铺地的理论和分析;砖铜地对EMI有什么影响?铺地好的方面:留意信号线的PCB板边缘的走线如果砖地;这个信号线对外的信号耦合就增大了;PCB砖铜地在PCB板的边缘的地方就要有;砖铜砖在信号线之间,它就能减少信号间的串扰,串扰中的EMI电磁辐射是跟它间接的关系的!如果两个都能超过或者做了EMI效果就不会好!砖地不是每个地方按面积来数的,地要有目标的去铺设才不会有好的起到的!我的观点:PCB有砖铜的条件,且这个砖铜是有起到的,如果能提高EMI的性能;可建议使用PCB砖地铜的法则!留意点:在这个设计上要铺地就要确保信号的铺地平面与系统的参照地电位的电阻要充足小;否则这个铺地就不会对电磁辐射阻碍或抗辐射阻碍都会有影响!对于高频的应用于电子产品线路;系统由于共模电流的阻碍EMI的问题,我们在DC-DC直流电流输入末端以及功能电路的模块连接器末端必须减少共模电感及其人组的LCM*C的EMI滤波器的设计;此时的PCB铺地铜布局布线不会对我们的高频EMI就不会带给影响;分析参如下:当电子线路中有共模电感的滤波设计时,前后级展开PCB铺地铜设计时TOP层的走线与BOTTOM底层的PCB铺地就不会不存在耦合电容Cp;高频的侵扰信号就不会通过耦合电容影响共模电感的噪声电阻性能;等效电路如下:比如系统的设计LCM器件的杂散电容为2pF;其谐振频率点在4MHZ左右;展开PCB的铺地铜的设计由于PCB的布线,其输出的走线与PCB的铺地铜带来有6pF的耦合电容参数;分析如下:在其LCM的谐振点后就不会减少其电阻值-如上图的频率&电阻特性曲线参照数据;在展开EMI测试时就不会带给高频>4MHZ的高频EMI的问题!在展开PCB双面板布线砖铜地的设计时;在某些电路设计中改良PCB布局及走线就可以减少高频的EMI电磁干扰;非常简单优化的PCB设计参照如下:留意:如果相接地层不存在噪声耦合源,则相接地层不不应附近脆弱输出电路。对于双面板的系统有时钟信号是很广泛的;系统晶振时钟频率低,阻碍谐波能量就强劲;阻碍谐波除了从其输出与输入两条布局布线传导出来还不会从空间电磁辐射出来,若布局布线不合理,很更容易产生很强的尖峰噪声电磁辐射问题,因此在PCB板布局布线时对晶振和CLK信号线布局十分最重要,高频时钟信号必须能镜像转往原始的铺地铜的设计是很关键的。

时钟源的布局布线非常简单解释如下:A.对于有源晶振:耦合电容不应尽可能附近晶振的电源插槽,方位放置顺序:按电源流向方向,依容值从大到小依序放置,容值大于的电容最靠近插槽。B.晶振的外壳必需短路,可将晶振信号源包地设计;避免向外电磁辐射,也可以屏蔽外来信号对晶振的阻碍。C.晶振下面不要布其它回头线,确保几乎砖地,同时在晶振的300mil范围内不要布其它回头线,避免晶振噪声源耦合到其它布线、器件等影响性能。

D.时钟信号的走线不应尽可能较短,晶振不要摆放在PCB板的边缘!如果电路板边缘有废黜及数据&地址信号线等等,PCB的板的边缘都必须展开砖地铜的设计;确保关键信号线的地转往路径的镜像对称性设计。因此,对于PCB双面板的铺铜地不是每个地方按面积来铺设的,砖地要有目标的去铺设才能有好的起到,不准确的铺地设计反而不会好转系统的EMC性能。更加多设计应用于实践中及技术交流;请求注目阿杜老师!杜佐兵电磁兼容(EMC)线上&线下高级讲师杜佐兵老师在电子行业从业近20年,是国家电工委员会高级登记EMC工程师,武汉大学光电工程学院、光电子半导体激光技术专家。

目前专心于电子产品的电磁兼容设计、开关电源及LED背光驱动设计。2019年在电源网研讨会和大家一起展开交流!下一站东莞,成都,上海,杭州……我将理论与实践中共享给大家;与君探究,我们不见不散!如果对我以下的课程(课题)感兴趣,青睐邀请和大家共享!任何的EMC及电子电路的可靠性设计疑难杂症;再行分析再行设计才是高性价比的设计!实际应用于中电子产品的EMC涉及面较为甚广;我的系统理论及课程再对电子设计师遇上的实际问题展开空战分析!再行分析再行设计;构建性价比线性规划原则!。


本文关键词:彩神Vll,乐发Vll,乐发welcome彩票,乐发ll彩票app下载

本文来源:彩神Vll-www.tongguang.net